<div class="csl-bib-body">
<div class="csl-entry">Bugl, D. (2017). <i>Auswerteschaltung für die Generierung von Zufallszahlen in 350nm CMOS Technologie</i> [Diploma Thesis, Technische Universität Wien]. reposiTUm. https://doi.org/10.34726/hss.2017.35762</div>
</div>
-
dc.identifier.uri
https://doi.org/10.34726/hss.2017.35762
-
dc.identifier.uri
http://hdl.handle.net/20.500.12708/14981
-
dc.description
Zusammenfassung in englischer Sprache
-
dc.description.abstract
In dieser Arbeit wurde eine analoge Auswerteschaltung entworfen und gefertigt, die aus den Ausgangspulsen einer integrierten LED-SPAD-Quencher Kombination, Zufallszahlen bereitstellt. Die Zufallszahlen werden durch den Vergleich der Zeitabstände zwischen aufeinanderfolgenden Detektionen der SPAD ermittelt, wobei das Design darauf abzielt, eine vollständig integrierbare Lösung zu ermöglichen. Zu diesem Zweck wurde die Schaltung in einem 350nm CMOS Prozess entwickelt, wobei eine Konstantstromquelle genutzt wird, um den Zeitvergleich zweier Intervalle, durch Ladung und Entladung eines Kondensators, durchzuführen. Die Auswertung des Messergebnisses übernimmt ein Komparator mit extern abgleichbarem Offset. Eine Signalaufbereitung mit nachfolgendem Verstärker sorgt für definierte Ausgangssignale, in 3,3V CMOS-Logik, der Schaltung und die Möglichkeit eine Last von 50 Ohm treiben zu können. Es wird das entwickelte Schaltungskonzept vorgestellt und mit Hilfe von Simulationen deren Funktionsfähigkeit unterlegt.Weiters ist ein Chip produziert und in Betrieb genommen worden. Die aufgenommenen Zufallszahlen werden durch ein Testprogramm des National Institute of Standards and Technology (NIST) kontrolliert. Die Schaltung ist im Stande zwei aufeinanderfolgende Zeitintervalle im Bereich von 10 ns bis 10 µs zu vergleichen. Die Leistungsaufnahme der, mit 3,3V versorgten, Auswerteschaltung ist, je nach Impulsfolge, im Bereich von 1,1mW bis 4,55mW gemessen worden. Es wurde erreicht, dass eine 2 Gbit lange binäre Zufallszahlenfolge, nach einer Bearbeitung mittels "XOR-Hashing" (Reduktion auf 1 Gbit), alle NIST-Tests schafft.
de
dc.description.abstract
This thesis shows the development of an interface circuit which allows the use of a LEDSPAD-Quencher combination as a quantum random number generator. The random bits are created by comparison of two consecutive time intervals between photon detection events of the SPAD. With this on-chip solution a fully integrated approach for such a random number generator is presented. For this purpose a circuit in 350nm CMOS has been designed which executes the comparison by charging and decharging a capacitor with a constant current source. A comparator design which allows to compensate it's offset with an external voltage is used to evaluate the result of the comparison by measuring the polarity of the capacitor voltage. A postprocessing circuit followed by an output stage provides well defined output signals for 3,3V CMOS logic at a load of 50 Ohm. Simulations as well as measurements of a developed chip design are presented and confirm the functionality of the circuit. Random number sequences are recorded and analyzed with the help of the statistical test suite from the National Institude of Standards and Technology (NIST). The chip is capable of comparing two consecutive time intervalls with durations from 10 ns to 10 µs. The power consumption of the interface circuit starts from 1,1mW and can reach up to 4,55mW depending on the pulse repetition rate delivered from the SPAD. The supply voltage of the chip is 3,3V. After using "XOR-Hashing" as post processing function which reduces a 2 Gbit random sequence to a 1 Gbit file it was possible to pass all tests provided by the NIST Test suite.
en
dc.language
Deutsch
-
dc.language.iso
de
-
dc.rights.uri
http://rightsstatements.org/vocab/InC/1.0/
-
dc.subject
Zufallszahlengenerator
de
dc.subject
350nm CMOS
de
dc.subject
Quantum random number generation
en
dc.subject
350nm CMOS
en
dc.title
Auswerteschaltung für die Generierung von Zufallszahlen in 350nm CMOS Technologie
de
dc.title.alternative
Interface chip for random number generation in 350nm CMOS
en
dc.type
Thesis
en
dc.type
Hochschulschrift
de
dc.rights.license
In Copyright
en
dc.rights.license
Urheberrechtsschutz
de
dc.identifier.doi
10.34726/hss.2017.35762
-
dc.contributor.affiliation
TU Wien, Österreich
-
dc.rights.holder
David Bugl
-
dc.publisher.place
Wien
-
tuw.version
vor
-
tuw.thesisinformation
Technische Universität Wien
-
dc.contributor.assistant
Goll, Bernhard
-
tuw.publication.orgunit
E354 - Institute of Electrodynamics, Microwave and Circuit Engineering